完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:22059個(gè) 瀏覽:619096次 帖子:7910個(gè)
在FPGA(現(xiàn)場(chǎng)可編程門陣列)中實(shí)現(xiàn)按鍵消抖是一個(gè)重要的設(shè)計(jì)環(huán)節(jié),特別是在處理用戶輸入時(shí),由于...
2024-08-19 標(biāo)簽:FPGA計(jì)數(shù)器按鍵消抖 3613 0
在FPGA(現(xiàn)場(chǎng)可編程門陣列)設(shè)計(jì)中,消除時(shí)鐘抖動(dòng)是一個(gè)關(guān)鍵任務(wù),因?yàn)闀r(shí)鐘抖動(dòn...
2024-08-19 標(biāo)簽:FPGA時(shí)鐘抖動(dòng)時(shí)鐘信號(hào) 2857 0
在易靈思的器件上接收LVDS一般采用PLL接收,通過(guò)PLL產(chǎn)生兩個(gè)時(shí)鐘,一個(gè)是fast_clk,一個(gè)是slow_clk,分別用于處理串行數(sh...
FPGA設(shè)計(jì)面臨的挑戰(zhàn)和解決方案
設(shè)計(jì)可靠的可編程邏輯門陣列(FPGA)對(duì)于不容故障的系統(tǒng)來(lái)說(shuō)是一項(xiàng)具有挑戰(zhàn)性的任務(wù)。本文介紹FPGA設(...
2024-08-06 標(biāo)簽:FPGAFPGA設(shè)計(jì)可編程邏輯門陣列 1025 0
FPGA的內(nèi)部架構(gòu)和設(shè)計(jì)流程
之前大多數(shù)軟件都是與它們各自的硬件一起發(fā)布,沒(méi)有辦法對(duì)其進(jìn)行更改。但隨著技術(shù)的成熟,制造商找到了在現(xiàn)有硬件上更新軟件以增加附加功能...
2024-08-06 標(biāo)簽:FPGA集成電路計(jì)算機(jī) 1667 0
如何在FPGA中實(shí)現(xiàn)隨機(jī)數(shù)發(fā)生器
分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實(shí)現(xiàn)4位偽隨機(jī)數(shù)發(fā)生器(PRNGs)。
使用PYNQ訓(xùn)練和實(shí)現(xiàn)BNN
使用 PYNQ 可以輕松在 FPGA 上實(shí)現(xiàn)加速 AI/ML,而無(wú)需編寫一行 HDL!讓我們看看如何做到這一點(diǎn)。
2024-08-05 標(biāo)簽:FPGA機(jī)器學(xué)習(xí)BNN 1095 0
FPGA高速收發(fā)器的特點(diǎn)和應(yīng)用
FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)高速收發(fā)器是現(xiàn)代數(shù)字通信系統(tǒng)中不可或缺的關(...
programmer下載常見問(wèn)題總結(jié)-v4
連接下載器之后什么也讀不出來(lái)?一般為驅(qū)動(dòng)沒(méi)有安裝,在device manger里面查看是否有l(wèi)ibusbK
2024-08-06 標(biāo)簽:FPGAprogrammer 3063 0
機(jī)器學(xué)習(xí)和人工智能日益普及,虛擬機(jī)和虛擬組件上的工作負(fù)載也隨之不斷增加。為此,行業(yè)急需能夠確定工作負(fù)載優(yōu)先次序并保障性能的機(jī)...
2024-08-02 標(biāo)簽:FPGA新思科技機(jī)器學(xué)習(xí) 1194 0
在多FPGA集群上實(shí)現(xiàn)高級(jí)并行編程
今天我們看的這篇論文介紹了在多FPGA集群上實(shí)現(xiàn)高級(jí)并行編程的研究,其主要目標(biāo)是為非FPGA專家提供一個(gè)成熟且易于使用的環(huán)境,以便在多個(...
FPGA在深度神經(jīng)網(wǎng)絡(luò)中的應(yīng)用
隨著人工智能技術(shù)的飛速發(fā)展,深度神經(jīng)網(wǎng)絡(luò)(Deep Neural Network, DNN)作為其核心算法之一,在圖像識(shí)別、語(yǔ)音識...
2024-07-24 標(biāo)簽:FPGA人工智能深度神經(jīng)網(wǎng)絡(luò) 1238 0
分享幾個(gè)用FPGA實(shí)現(xiàn)的小型神經(jīng)網(wǎng)絡(luò)
今天我們分享幾個(gè)用FPGA實(shí)現(xiàn)的小型神經(jīng)網(wǎng)絡(luò),側(cè)重應(yīng)用。
2024-07-24 標(biāo)簽:FPGA神經(jīng)網(wǎng)絡(luò)開發(fā)板 1907 0
易靈思Trion FPGA PS配置模式--update(6)
準(zhǔn)備工作 PS模式首先要把Bitstream Generation中的 (1)JTAG模式選擇為Passive (2)根據(jù)PS的位寬選擇相應(yīng)的Progr...
如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)
在FPGA(現(xiàn)場(chǎng)可編程門陣列)中實(shí)現(xiàn)狀態(tài)機(jī)是一種常見的做法,用于控制復(fù)雜的數(shù)字系統(tǒng)行為。狀態(tài)機...
2024-07-18 標(biāo)簽:FPGA觸發(fā)器狀態(tài)機(jī) 1257 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題 教程专题
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |