資料介紹
本文主要設計了基于相位控制技術的時鐘恢復系統的PLL 鎖相環路。分別對各單元
電路結構——鑒頻鑒相器、電荷泵、環路濾波器、壓控振蕩器、分頻器進行設計。采用2.5V,0.25μm First Silicon CMOS 工藝來實現,并在SPICE 平臺下進行仿真。仿真結果表明,該PLL 環路的鎖定時間僅為2.4us,并且輸出的頻譜呈現出較高的純度,具有高速、低噪聲的特點。
關鍵詞:鎖相環;電荷泵;噪聲
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
電路結構——鑒頻鑒相器、電荷泵、環路濾波器、壓控振蕩器、分頻器進行設計。采用2.5V,0.25μm First Silicon CMOS 工藝來實現,并在SPICE 平臺下進行仿真。仿真結果表明,該PLL 環路的鎖定時間僅為2.4us,并且輸出的頻譜呈現出較高的純度,具有高速、低噪聲的特點。
關鍵詞:鎖相環;電荷泵;噪聲
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 锁相环CD4046原理及应用65次下载
- AD800/AD802:时钟恢复和数据重定时锁相环数据表9次下载
- 使用MC145170锁相环实现调频锁相环收音机的PCB原理图免费下载77次下载
- 使用FPGA实现数字锁相环的设计资料说明26次下载
- 详解FPGA数字锁相环平台19次下载
- 锁相环系统中的VCO的分析与设计9次下载
- 如何设计并调试锁相环(PLL)电路0次下载
- 锁相环电路70次下载
- 锁相环测试系统电路图9次下载
- 射频锁相环基础474次下载
- CMOS高速锁相环设计51次下载
- 使用实时示波器表征锁相环系统0次下载
- 一种FPGA时钟网络中锁相环的实现方案25次下载
- 锁相环电路的设计0次下载
- 模拟锁相环应用实验127次下载
- 可编程晶振的锁相环原理479次阅读
- 简述锁相环的基本结构1105次阅读
- 倍频器与锁相环的区别1710次阅读
- 锁相环的基本原理和主要作用4899次阅读
- 锁相环PLL学习记录1130次阅读
- TC3xx芯片时钟系统的锁相环PLL详解3479次阅读
- 硬件电路设计之锁相环电路设计3029次阅读
- 锁相环的构成和工作原理讲解3835次阅读
- 锁相环电路设计的解决方案 锁相环的基本构成和主要应用1652次阅读
- 锁相环(PLL)电路的组成和参数6140次阅读
- 锁相环原理与公式讲解10055次阅读
- 锁相环PLL的基础知识5875次阅读
- 锁相环在调制和解调中的应用及概念解析14998次阅读
- 锁相环的作用是什么_锁相环的主要作用_什么是锁相环36468次阅读
- 锁相环的电源管理设计4132次阅读
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1490次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 93次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論