1智多晶eSPI_Slave IP
eSPI總線具有低功耗、管腳數(shù)量少、高效的數(shù)據(jù)傳輸?shù)葍?yōu)點,常用于與EC、BMC、SIO等外設的通信,是PC中CPU與這些外設通信的主流協(xié)議。智多晶eSPI_Slave IP符合eSPI標準規(guī)范,支持相關協(xié)議屬性。
eSPI_Slave IP特性:
支持Single SPI、Dual SPI和Quad SPI模式;
支持所有eSPI命令;
提供apb用戶接口;
為flash通道事務提供apb接口;
為帶外通道事務提供apb接口;
為外設通道事務提供apb接口;
為虛擬線通道事務提供GPIO拓展接口和Simple_vwire接口;
支持錯誤檢測。
2典型應用
芯片間通信?:eSPI協(xié)議主要用于現(xiàn)代計算機系統(tǒng)中CPU與各種外圍設備之間的通信,它取代了傳統(tǒng)的LPC總線,成為新一代的通信協(xié)議; ?
低功耗和低引腳需求?:eSPI協(xié)議具有低功耗和低引腳數(shù)量的特點,這使得它在需要節(jié)省能源和減少硬件成本的場景中非常適用;
實時數(shù)據(jù)傳輸?:eSPI協(xié)議支持實時數(shù)據(jù)傳輸,特別是在需要快速響應的應用中,如系統(tǒng)管理、安全管理和遠程管理等功能。這使得eSPI在服務器管理和遠程控制中具有重要應用。
3eSPI_Slave IP界面配置
在配置界面,用戶可配置是否使用雙向eSPI Data I/O,可根據(jù)需求啟用通道。
如果啟用虛擬線通道,可根據(jù)需求選擇虛擬線通道接口。對于GPIO接口,支持對GPIO的輸入輸出位寬和GPIO的index排序進行配置。
-
cpu
+關注
關注
68文章
11031瀏覽量
215909 -
接口
+關注
關注
33文章
8932瀏覽量
153173 -
計算機
+關注
關注
19文章
7626瀏覽量
90122 -
總線
+關注
關注
10文章
2947瀏覽量
89323
原文標題:"芯"技術分享|智多晶 eSPI _Slave IP介紹
文章出處:【微信號:智多晶,微信公眾號:智多晶】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
eSPI協(xié)議抓包分析

智多晶XSTC_8B10B IP介紹

智多晶FIFO_Generator IP介紹

國產智多晶FPGA介紹及應用
Gowin SDIO Slave Controller IP用戶指南
Gowin I3C Slave Dual Clock IP用戶指南

Gowin SPI Master/Slave IP用戶指南

Gowin UART Master IP/Slave參考設計用戶指南

Gowin SDIO SDR104 Slave Controller IP用戶指南

主流的通訊總線LPC 和 eSPI介紹
eSPI接口通道功能解析

深入解讀智多晶FIR IP

智多晶LPC_Controller IP介紹

評論